最新范文 方案 计划 总结 报告 体会 事迹 讲话 倡议书 反思 制度 入党

多路输出直流稳压电源模块设计方案

日期:2021-04-26  类别:最新范文  编辑:一流范文网  【下载本文Word版

多路输出直流稳压电源模块设计方案 本文关键词:设计方案,多路,模块,输出,直流稳压电源

多路输出直流稳压电源模块设计方案 本文简介:多路输出直流稳压电源模块设计方案为了满足某测试设备对多种直流电源的需求,提出了一种能够输出多种直流电压的AC/DC电源模块设计方案。该电源模块包含滤波整流电路、DC/DC电路、过欠压保护电路和光耦隔离电路等,介绍了部分电路的工作原理和实现方法,并对电源模块的过欠压保护功能和控制直流电压输出的方法进行

多路输出直流稳压电源模块设计方案 本文内容:

多路输出直流稳压电源模块设计方案

为了满足某测试设备对多种直流电源的需求,提出了一种能够输出多种直流电压的AC/DC

电源模块设计方案。该电源模块包含滤波整流电路、DC/DC

电路、过欠压保护电路和光耦隔离电路等,介绍了部分电路的工作原理和实现方法,并对电源模块的过欠压保护功能和控制直流电压输出的方法进行了详细地介绍。试验结果表明,该模块具有输出电压稳定、精确度高、可控性好等特点。

随着科学技术的不断发展,对设备的状态的检测要求越来越高,从而要求测试设备能够提供高精度的准确测试。要实现高精度的准确测试,测试设备中的电压信号经过电路后要提供准确的电压值,这就对电源模块的准确度提出了很高的要求。

在某测试设备的研制过程中,为了完成测试任务,该设备需要多种直流电压信号,并且要求能够对部分电压信号的输出进行控制。通过分析发现,该测试设备提供给电源模块的空间很小,且三路直流电压输出通过外部高低电平进行控制,现有的电源模块无法满足这一需求;为了解决这一问题,设计了一种输出电压可控的直流电源模块,用来为测试设备提供±12

V、+5

V、+9

V和+6

V

直流电压信号输出,同时能够根据控制信号输入端电压的高低实现对±12

V

和+5

V

电压信号的输出控制,并具有过欠压保护和六路光耦输出控制等功能。该模块的实现为需要以上直流电压信号的测试设备提供稳定可靠、高精度的电源,满足了电压可控的需求。

总体方案设计

该电源模块的系统结构图如图1所示,可以看出,220

V交流电压信号输入后,首先经过滤波电路模块进行滤波,然后分两路实现交直流变换,一路直接经过整流桥得到+300

V直流电压信号,在通过DC/DC变换为±12

V和+5

V直流电压信号;另一路经过10:1的变压器降压后再利用整流器进行整流,得到23

V直流电压信号,并分别利用直流电压集成稳压器产生+9

V和+12

V电压,+9

V为基准电压源供电,与配套电路一起产生相应的直流电压信号用来作为控制电路中的基准信号,同时为指示灯提供正电压。控制保护电路主要分为控制电路和过欠压保护电路,控制电路主要是用来实现对可控直流电压的输出控制,而过欠压保护电路主要是用来实现对过欠压保护,起到必要时保护三个DC/DC的作用。

图1

系统总体结构图

硬件设计

(1)设计目标。

该模块的设计目标为AC/DC

电源模块,输入电压为220

V/50

Hz

交流输入,输出直流电压为±12

V、+5

V、+9

V

和+6

V.

(2)滤波整流电路。

为了滤除电路中的干扰,电源输入端采用两级滤波器SCHAFFNER

的FN

410-3/02,该滤波器的额定电流为3

A,最大工作电压为250

V

交流,频率为50/60

Hz,工作温度为-25℃~+100℃,平均无故障时间为675000

小时。在该电源模块中,由于每个稳压模块、基准源和直流电压输出端等都需要进行滤波,因此多选用电解电容,电解电容值的选取从47

μF/25

V

到1000

μF/16

V

不等。

整流桥的选择按照整流电路的不同分为两种,一种是将220

V

交流整流为300

V

直流电路中,选用了KBPC

108

整流桥,其输入电压为50~1000

V、输入电流为3

A,用来实现高压整流。

另一种是低压整流,在这个电路中,首先是将220V

交流电经过10:1

的变压器变压后,采用整流桥进行整流,输出直流电压为23

V.

DC/DC

电路设计。

为了得到稳定可靠的±12

V

和+5

V

直流电压,在DC/DC

电路中,分别选用高可靠的DC/DC模块实现低压直流输出。在低压侧,经过整流后得到23

V

直流电压,通过采用不同的集成稳压器实现+9

V

和+12

V

输出,在每个模块的输入输出端分别加100

μF/25

V

和47

μF/25

V

的电解电容进行滤波。在高压侧,产生三个±12

V

和+5

V

直流电压,并且要求能够通过外部接口输入高低电平控制这三个电压信号的输出。故选用VICOR的VI-J61-IZ、VI-J61-IY

和VI-J60-IX

电源模块实现±12

V

和+5

V

电压输出。这三个模块的电源输入端接300

V

直流电源,即可获得高精度的±12

V和+5

V

电压,要想对DC/DC

的进行输出控制,只需要控制三个电源模块中的Gate

In

端即可,三个DC/DC

电路原理图如图2

所示。图2

中当控制端信号为高电平时,VT1、VT2

和VT3

工作,此时DC/DC

的2

端接地,DC/DC

均不工作,±12V

和+5V

电压不输出;当控制端信号为低电平时,VT1、VT2

和VT3

均不工作,此时DC/DC

均正常工作,±12

V

和+5

V

电压输出。

图2

三个DC/DC

电路原理图。

直流电压控制电路。

直流电压控制电路的原理图如图3

所示。该电路主要由过欠压保护电路和外部电压控制电路两部分组成。过欠压保护电路主要是指当输入电压过高(或过低)时产生超过(低于)300

V

一定比例的电压后,经过调理电路使电压比较器MAX973

电压发生跳变,从而改变控制信号的输出,致使DC/DC

的Gate

In

端电压跳变,进而使DC/DC

停止工作。外部电压控制电路是指当外部控制信号输入端电平发生改变时,控制信号的输出端的电压发生跳变,从而改变DC/DC

的Gate

In端的电压,使DC/DC

停止(或开始)工作。

当外部控制信号输入为低电平时,与非门电路中触发器输出为高电平,此时计数器清零,经过计数触发电路和反相器反相后控制信号输出为高电平,从而进一步验证三个DC-DC不工作,相应的DC/DC工作指示灯不亮。当外部控制信号输入为高电平时,与非门电路中触发器输出为低电平,此时计数器开始计数,经过计数触发电路和反相器反相后控制信号输出为低电平,从而进一步验证三个DC-DC正常工作,±12

V和+5

V电压输出,相应的DC/DC工作指示灯亮。

图3

直流电压控制电路原理图。

实验结果

该多路输出直流稳压电源模块已经应用于实际设备中,将该电源模块加220

V/50

Hz

交流电后,得到±12

V、+5

V、+6

V

和+9

V

输出电压。

±12

V

和+5

V

电压输出端的实测波形如图4

所示。将该电源模块放在-55℃~105℃下进行试验,发现在相同电源的情况下,测得直流输出电压不变。

(a)+5

V

直流电压输出波形图。

(b)+12

V

直流电压输出波形图。

(b)-12

V

直流电压输出波形图。

图4

直流电压输出实测波形。

篇2:电子工艺实习--多路抢答器设计报告

电子工艺实习--多路抢答器设计报告 本文关键词:多路,实习,工艺,报告,设计

电子工艺实习--多路抢答器设计报告 本文简介:目录第1章概论31.设计目的3第2章功能简介41.设计内容及要求42.设计参数说明4第3章设计原理及框图53.1原理说明53.2原理框图5第4章主要器件的介绍64.174ls148D简介64.1.174ls148D的逻辑功能64.1.274ls148D的引脚图64.1.374ls148D的真值表74

电子工艺实习--多路抢答器设计报告 本文内容:

目录

第1章

概论3

1.设计目的3

第2章

功能简介4

1.设计内容及要求4

2.设计参数说明4

第3章

设计原理及框图5

3.1原理说明5

3.2原理框图5

第4章

主要器件的介绍6

4.1

74ls148D简介6

4.1.1

74ls148D的逻辑功能6

4.1.2

74ls148D的引脚图6

4.1.3

74ls148D的真值表7

4.2

74ls279D简介7

4.2.1

74ls279D的逻辑功能7

4.2.2

74ls279D的引脚图8

4.2.3

74ls279D的真值表8

4.3

74ls83D简介9

4.3.1

74ls83D的逻辑功能9

4.3.2

74ls83D的引脚图9

4.4

74ls138D简介9

4.4.1

74ls138D的逻辑功能9

4.4.2

74ls138D的引脚图10

4.4.3

74ls138D的真值表10

4.5

74ls192D简介11

4.5.1

74ls192D的逻辑功能11

4.5.2

74ls192D的引脚图11

4.5.3

74ls192D的真值表11

第五章

电路模块设计及分析12

5.1

抢答电路12

5.1.1

设计原理及目的12

5.1.2

抢答电路仿真图13

5.2

加法电路14

5.2.1

设计原理及目的14

5.2.2

加法电路仿真图14

5.3

译码电路15

5.3.1

设计原理及仿真15

5.3.2

译码电路仿真图15

5.4

倒计时电路16

5.4.1

设计原理及仿真16

5.4.2

倒计时电路仿真图16

5.5信号发生器电路17

5.5.1

设计原理及仿真17

5.5.2

信号发生器电路仿真图18

5.6

控制电路19

5.6.1

倒计时控制电路19

5.6.2

倒计时控制电路仿真图19

5.6.3

主持人控制电路20

5.6.4

主持人控制电路仿真图20

5.6.5抢答器控制电路20

5.6.6

抢答器控制电路仿真图21

5.7

报警电路21

第六章

仿真调试过程22

6.1

模块设计分析过程22

6.2

锁存器电路的调试22

6.3

显示电路的调试22

6.4

控制电路的设计思路23

第七章

设计心得及焊接收音机的感受24

参考文献25

附录26

27

第1章

概论

1.设计目的

使学生对电子的一些相关知识有感性认识,加深电类有关课程的理论知识;;掌握电子元件的焊接、电气元件的安装、连线等基本技能,培养学生阅读电气原理图和电子线路图的能力。并在生产实践中,激发学生动手、动脑、勇于创新的积极性,培养学生严谨、认真、踏实、勤奋的学习精神和工作作风,为后续专业课程的学习打下坚实的基础。

第2章

功能简介

1.设计内容及要求

(1)抢答开始时,由主持人按下复位开关清除信号,用发光二极管作为输出显示信号标志。

(2)当主持人宣布“抢答开始”后,先按键者相应的发光二极管点亮;

(3)有人按键被响应的同时,应有信号发出去锁住其余几个抢答者的电路,不再接收其它信号,直到主持人再次清除信号为止。当达到限定时间时,发出声响以示警告。

(4)在电路中设计一个计时功能电路,要求计时电路按秒显示,最多时限为1分钟,当时间显示一旦到达59秒,下一秒系统自动取消抢答权,信号被自动清除,抢答重新开始。亦可倒计时显示。(本次设计采用倒计时计时)

(5)至少4路信号抢答设计。(本次设计采用8路抢答)

2.设计参数说明

此次采用倒计时,故计时电路的预置数为59。选手的序号为1~8,故可将显示抢答选手的序号的译码初始值设为0。

第3章

设计原理及框图

3.1原理说明

此次设计的8路抢答器主要包括由555定时器组成的秒脉冲发生器、抢答电路、加法电路、译码电路、倒计时电路、报警电路以及控制电路等逻辑电路。

如果选手在主持人未宣布开始抢答并按下开始开关之前进行抢答,蜂鸣器报警。此时说明有人抢答。

当主持人按下开始开关时,允许抢答信号指示灯亮,计时器开始从59开始倒计时,选手可以进行抢答。此时,当有选手按下抢答器时,蜂鸣器响,其他选手的抢答无效,同时显示该选手序号且与其对应的指示灯亮,计时器停止计时。

若主持人在按下开关后一分钟内无人抢答,蜂鸣器报警,指示灯熄灭并锁死选手抢答器信号,此轮抢答无效。

本设计电路是由74ls148D编码器将对应选手进行编码并采用74ls279D双RS触发器将信号所存,以此来构成抢答器核心部分,并由74ls138D译码以驱动对应的指示灯,由74ls192D构成倒计时电路,提供及时锁存信号,结合控制电路来实现电路功能。

3.2原理框图

抢答电路

优先编码电路

RS触发器

138译码电路

译码显示

主持人控制开关

秒脉冲发生电路

定时电路

译码电路

译码显示

控制电路

报警电路

图1

原理设计框图

第4章

主要器件的介绍

4.1

74ls148D简介

4.1.1

74ls148D的逻辑功能

74LS148D是8--3线优先译码器,它允许多个信号同时有效,但只对优先级最高的信号进行编码。在使能端()有效的情况下,将输入的8位二进制数译码成以为高位的三位8421BCD码。在译码的过程中优先检查位,依次检查直至位。

4.1.2

74ls148D的引脚图

图2

74ls148D引脚图

注释:~为八位二进制数的输入端,为使能端,~为输出端。

4.1.3

74ls148D的真值表

表1

74LS148D的真值表

输入

输出

1

×

×

×

×

×

×

×

×

1

1

1

1

1

0

1

1

1

1

1

1

1

1

1

1

1

1

0

0

0

1

1

1

1

1

1

1

1

1

1

0

1

0

×

0

1

1

1

1

1

1

1

1

0

0

1

0

×

×

0

1

1

1

1

1

1

0

1

0

1

0

×

×

×

0

1

1

1

1

1

0

0

0

1

0

×

×

×

×

0

1

1

1

0

1

1

0

1

0

×

×

×

×

×

0

1

1

0

1

0

0

1

0

×

×

×

×

×

×

0

1

0

0

1

0

1

0

×

×

×

×

×

×

×

0

0

0

0

0

1

4.2

74ls279D简介

4.2.1

74ls279D的逻辑功能

74LS279D是双RS触发器,具有锁存短暂的脉冲信号的功能。将与连接起来,作为置0端的输入端口,与构成一个基本RS触发器,其输出引脚为。同理可得,与构成另一个基本RS触发器,其输出引脚是。

4.2.2

74ls279D的引脚图

图3

74ls279D引脚图

4.2.3

74ls279D的真值表

表2

74LS279D的真值表

输入

输出

功能说明

R

S

Q

Q

0

0

0

×

不稳定状态

(非法状态)

0

0

1

×

0

1

0

0

置0(复位)

0

1

1

0

1

0

0

1

置1(置位)

1

0

1

1

1

1

0

0

保持原状态

1

1

1

1

4.3

74ls83D简介

4.3.1

74ls83D的逻辑功能

74LS83D是加法器芯片,其输出为A

B两个二进制数之和,其中为高位,为高位。输出为高位。如果相加有进位则引脚输出高电平。

4.3.2

74ls83D的引脚图

图4

74ls83D引脚图

4.4

74ls138D简介

4.4.1

74ls138D的逻辑功能

74LS138D是一种常见的3线8线集成译码器。其输入是3位二进制数,并以反码状态输出8种状态。为便于扩展成多位的译码电路和实现数据分配功能,还有三个输入使能端,,。其中、、为输入端,~为输出端。对应将以位为高位的8421BCD码译码成8位二进制数。

4.4.2

74ls138D的引脚图

图5

74ls138D的引脚图

4.4.3

74ls138D的真值表

表3

74LS138D的真值表

输入

输出

0

×

×

×

×

×

1

1

1

1

1

1

1

1

×

1

×

×

×

×

1

1

1

1

1

1

1

1

×

×

1

×

×

×

1

1

1

1

1

1

1

1

1

0

0

0

0

0

1

1

1

1

1

1

1

0

0

0

1

1

1

1

1

1

1

0

0

1

0

1

1

1

1

1

0

1

1

0

1

1

1

1

1

1

0

1

1

1

1

0

0

1

1

1

0

1

1

1

1

1

0

1

1

1

0

1

1

1

1

1

1

1

0

1

0

1

1

1

1

1

1

1

1

1

0

1

1

1

1

1

1

1

4.5

74ls192D简介

4.5.1

74ls192D的逻辑功能

74LS192D是双时钟方式的十进制可逆计数器,可实现0~9的循环计数。

为加计数时钟输入端,为减计数时钟输入端,为预置输入控制端,为清零端,为进位输出端,为借位输出端。

4.5.2

74ls192D的引脚图

图6

74ls192D的引脚图

4.5.3

74ls192D的真值表

表4

74LS192的真值表

输入

输出

×

×

1

×

×

×

×

×

0

0

0

0

×

×

0

0

d

c

b

a

d

c

b

A

1

0

1

×

×

×

×

加法器

1

0

1

×

×

×

×

减法器

第五章

电路模块设计及分析

5.1

抢答电路

5.1.1

设计原理及目的

设计电路如下图所示,电路主要芯片有优先编码器74ls148D和锁存器74ls279。该电路主要完成两个功能:一是分辨出选手抢答的先后,并锁存优先抢答者的编号,同时译码显示电路显示编号;二是使其他选手抢答按键无效。

工作过程:在主持人开关未闭合的前提下,RS触发器的R端为0,S端为1,RS触发器处于置0状态,使得四个触发器的输出都为0。此时优先译码器74ls148D中的使能端为低电平,芯片处于正常工作状态,抢答信号有效。在主持人按下开关之前,如果有人按下抢答器,译码器译码此时蜂鸣器报警,但此时RS触发器R端为0,S端为1,会在信号送出的下一瞬间再次置0,故数码显示管会闪动一下并迅速归0。若在主持人开关闭合状态下的话,此时RS触发器中的R端为1,在S端置1时会处于保持状态,使得数码管显示稳定。此时U4A或门之后的结果为高电平,使优先译码器使能端无效,即锁存住其它选手的抢答信号。

5.1.2

抢答电路仿真图

图7

抢答电路仿真图

5.2

加法电路

5.2.1

设计原理及目的

通过74LS148D优先编码后,编码结果为0、1、2、3、4、5、6、7,而设计方案显示的是1、2、3、4、5、6、7、8,因此需要用74LS83加1,但在抢答按钮被按前不能加1,否则译码后总显示前一个选手抢答成功,因此这个被加数可以从U8A的引出。使得被加数从0到1的变化与开关动作相一致。

5.2.2

加法电路仿真图

图8

加法电路仿真图

5.3

译码电路

5.3.1

设计原理及仿真

74ls138D是将8421BCD码译码成对应的二进制数并反码输出。

通过74LS138D译码后最先抢答选手序号对应的引脚为低电平,全部输出引脚加反相器后,只有抢答成功的选手对应输出引脚为高电平,与其对应的LED灯亮。

5.3.2

译码电路仿真图

图9

译码电路仿真图

5.4

倒计时电路

5.4.1

设计原理及仿真

设计电路如图所示,采用两片74LS192D连接而成,左边为高位,右边为低位,给低位一个方波脉冲,把低位的借位输出端接到高位的倒计时脉冲输入端,通过预置数使其初始值为59,从而形成60秒倒计时,时间通过DCD_HEX显示出来。

5.4.2

倒计时电路仿真图

图10

倒计时电路仿真图

5.5信号发生器电路

5.5.1

设计原理及仿真

采用由555定时器构成的多谐振荡器来产生的秒脉冲作为信号源。多谐振荡器没有稳态,只有两个稳态,在自身因素的作用下,电路就在两个稳态之间来回转换。

由于接通电源瞬间,电容来不及充电,电容器两端电压为低电平,小于,输出为高电平。这时,电源经,对电容充电,使电压上升,当上升到时,输出为低电平。我们将从上升到这一过程称为充电过程,时间。

由于放电管VT导通,电容通过电阻放电。电路进入放电状态,时间。随着电容的放电,下降,当下降到时,输出为高电平。电源再次对电容充电,电路又翻转到充电状态。以此类推,电路会在两种状态之间装换,则输出为矩形波。电路一旦起振后,电压总是在至之间变化。输出相应的在高低电平之间转换。

将充放电时间相加便得到时间周期。

计算得

(s)。可认为两正脉冲间隔为1秒

5.5.2

信号发生器电路仿真图

图11

multisim中秒脉冲发生器仿真图

图12

用示波器观察的秒脉冲发生器的输出波形

5.6

控制电路

5.6.1

倒计时控制电路

倒计时控制电路用于控制倒计时的开始与暂停。

方波产生信号端、74LS279D中U8A中输出端和高位74LS179中端经过一个与门给低位74LS179D中端。

主持人闭合S开关后,U24A上面两个端口均为1,倒计时开始,当第一个抢答按钮被按下时,端输出0,经过锁存后,U8A中变为高电平,经过U6D反相器后,最终使端为0,倒计时停止。其次,当倒计时到00后,高位借位输出端端输出低电平,同样经过与门使脉冲输入端变为无效,计时停止。

5.6.2

倒计时控制电路仿真图

图13

倒计时控制电路的仿真图

5.6.3

主持人控制电路

主持人开关闭合后,LED1亮,表示抢答开始,当倒计到00后,抢答无效,LED1灭。

U7A与门一端连接开关,另一端连接倒计时高位借位端。主持人按下开关,倒计时从59开始,高位端为1,与开关与后输出1,灯亮;开关断开或者倒计时到00后,经过与门后输出均为0,灯灭。

5.6.4

主持人控制电路仿真图

图14

主持人控制电路仿真图

5.6.5抢答器控制电路

在主持人开关闭合之后,由两个74ls279D组成的四个RS触发器的R端为1,选手未抢答时,端口输出为1,U4A左端输入为1,当倒计时开始时U4A右端由端经过反相后输入为1。所以端为低电平。此时74ls148D使能端有效。可以进行正常的抢答译码。在有抢答按钮被按下或倒计时到00时,均能使U4A输出端为1,使74ls148D的使能端无效。此时抢答无效。

5.6.6

抢答器控制电路仿真图

图15

抢答器控制电路仿真图

5.7

报警电路

当选手在主持人未宣布抢答开始时按下抢答按钮,蜂鸣器报警,表示有人抢答。或者当在主持人宣布抢答开始后一分钟之内无人抢答,蜂鸣器亦报警,表示此次抢答无效。

第六章

仿真调试过程

6.1

模块设计分析过程

在此次设计的过程中,首先根据要求要实现的功能将电路分成几大模块,即抢答模块、加法模块、译码显示模块、倒计时模块、报警模块以及控制模块。再根据这几大模块需要实现的功能查阅相应资料进行模拟仿真设计电路。然后将几大模块组合。

6.2

锁存器电路的调试

在设计时应要求能够锁存信号,故采用74LS148D双RS触发器。但发现无法锁存信号,输出毫无规律即出现锁存器非法状态。故将锁存器R端置1,让RS触发器保持在置1或保持状态。

6.3

显示电路的调试

起初设计是想显示通过八路三路编码器后经过RS触发器锁存状态,但其锁存状态为0~7,与选手的序号1~8不符,故在显示译码时要将译码值相应的加1。此时要用到加法电路,设想是通过直接加1来实现。但会导致在主持人宣布抢答开始时显示选手序号的显示器上显示1,出现错误。针对这一问题,改进思路是改变电路结构使得被加数在主持人按下开始开关后从0

变为1

。这样将避免显示错误。

由于需要显示的译码是8421BCD码,所以采用的数码管为HEX,即十六进制数码管。这样便可直接显示译码。

图16

显示8421BCD码的数码显示管

6.4

控制电路的设计思路

对于指示灯的设计,一开始是直接通过开关控制的,但考虑到在59秒计数结束时需要使抢答指示灯熄灭,故加上定时电路的高位计数器的借位信号控制。综合其逻辑数值及对应指示灯状态采用二者相与来控制抢答指示灯。

对于报警器的设计思路是想在一分钟计时结束之后实现报警。刚好高位计数器借位输出端电位在定数结束时进行负跳变输出低电平,故可将该信号反相以驱动报警器。

对于脉冲信号的设计思路是产生连续的方波信号,驱动低位计数器计数以此来计时。但采用的是连续的信号的话就无法停止计时。故必须附加其他控制信号。考虑到一分钟倒计时之后以及选手按下抢答器时均需停止计数,故应用的外加控制信号为U8A中的引脚信号以及高位计数器中的借位输出端引脚信号。综合各种情况可将三者相与作为脉冲信号。

对输入锁存的控制分为两种情况,第一种为主持人未开启抢答开始开关,此时需锁存控制信号,另一种为有一个选手抢答之后需立即关闭其他选手的抢答器。结合初始值及所需的控制状态可将U8A中输出与主持人开关输入相或之后作为编码器使能端的控制信号。

第七章

设计心得及焊接收音机的感受

在此次为期三周的课程设计中,我主要完成了两大部分。一部分是自选命题,进行仿真实现电路功能,另一部分则是实际焊接一个教学收音机。

一开始在得到关于做课程设计的通知时就是一头雾水的感觉,不知从何下手。为此向学长了解了一些情况,以及查阅一些关于课程设计的资料后才渐渐的了解了一些。当真正开始接触到课程设计的时候便有了一定的了解,有一定的方向可循。在这三周之内总的感觉不是很累。一开始小组讨论选题,然后查阅一些关于选题的资料,学习关于仿真软件multisim的使用,最后是论文的编写。在这段时间内就是一开始对于全英文的仿真软件有点不适应,于是便将其破解并汉化。在设计的过程中会感觉到有些仿真的结果会和理论值不同,对此用示波器观察其电位的变化是否和理论值相同,然后不断改变连接结构,最终实现各个模块的预想功能。但在各个模块组合的时候电路仿真时出现了一些错误。电路无法编译,为此对照各个模块分析发现有很多是电位的不统一即在逻辑上同样是低电平但其电位可能不同,导致编译错误。这就是实际电路的运行结果与理论值会有所不同的主要原因之一,因此我们应该在熟练掌握理论的基础上将我们所学的运用到实际中,解决实际问题,做到学以致用。

在仿真的同时我还动手焊接了一个教学收音机。知道应尽量避免虚焊,知道怎样根据电阻上色环的颜色读取其阻值与误差,学会如何调节中轴来改善音质,知道感应线圈的影响等。虽然是根据电板焊接的,但在实际焊接结束并成功搜索到电台时还是有一种极大地成就感。此次焊接教学收音机极大地提高了自己的动手操作能力。

在为期三周的课程设计中我深刻的体会到理论与实际的差别以及自己动手能力的匮乏。当然三周的课程设计不可能完全提高一个人的动手操作能力,但却是一个很好的锻炼自我的平台。

参考文献

【1】、韩学军.

数字电子技术基础[M].北京:中国电力出版社

【2】、王义军.模拟电子技术基础[M].北京:中国电力出版社

【3】、童诗白.模拟电子技术基础[M].北京:高等教育出版社.

【4】、阎石.

数字电子技术基础[M].北京:高等教育出版社.

【5】、康华光.电子技术基础[M].北京:高等教育出版社.

【6】、张庆双.电子元器件的选用与检测[M].机械工业出版社,2002.

附录

图17

总仿真图

篇3:数字电路设计报告_多路彩

数字电路设计报告_多路彩 本文关键词:多路,电路设计,数字,报告

数字电路设计报告_多路彩 本文简介:XXXX大学数字逻辑课程设计报告——多路彩灯控制器学院名称:学生姓名:专业名称:班级:实习时间:多路彩灯控制器的设计一、课程设计题目(与目的)(一)多路彩灯控制器(二)课程设计目的1、进一步掌握数字电路课程所学的理论知识;2、熟悉各种常用集成数字芯片的功能和应用,并掌握其工作原理,进一步学会使用其进

数字电路设计报告_多路彩 本文内容:

XXXX大学

数字逻辑课程设计报告

——多路彩灯控制器

学院名称

学生姓名

专业名称

实习时间

多路彩灯控制器的设计

一、课程设计题目(与目的)

(一)多路彩灯控制器

(二)课程设计目的

1、进一步掌握数字电路课程所学的理论知识;

2、熟悉各种常用集成数字芯片的功能和应用,并掌握其工作原理,进一步学会使用其进行电路设计;

3、了解数字系统设计的基本思想和方法,学会科学分析和解决问题;

4、培养认真严谨的工作作风和实事求是的工作态度;

5、数电课程设计可以增强我们的动手实践能力。

二、任务和要求

彩灯控制器可以自动控制多路彩灯按不同的节拍循环显示各种灯光变换花型。彩灯控制器是以高低电平来控制彩灯的亮灭。实现彩灯控制可以采用EPROM编程、RAM编程、可编程逻辑器件、单片机等实现。在彩灯路数较少,花型变换比较简单时,也可以用移位寄存器实现。

(1)

彩灯控制器设计要求

设计一个8路移存型彩灯控制器,彩灯用发光二极管LED模拟,具体要求如下:

1、能演示三种或三种以上花型,花型自拟。

2、选做:彩灯明暗变换节拍为1.0s和2.0s,两种节拍交替运行。

(二)课程设计的总体要求

1、电路设计尽可能简化,做到模块。组装电路时,先单独组装振荡电路,测试无误后,再组装其他模块。

2、所有发光二极管都要接限流电阻。阻值在100-500Ω之间。

3、所有器件的多余输入端不允许悬空,请按实际情况做合适的处理。

4、电路中的高电平正常情况下>3V,低电平正常情况下>

高等教育出版社

王毓银编

>

科学出版社

徐维

西安邮电大学

数字逻辑课程设计

过程考核及成绩鉴定表

学生姓名

薛晓婷

班级/学号

信工1003班(03104085)

承担任务实验室(单位)

电路与电子技术基础教学部

所在部门

电子工程学院

实施时间

2012年

6

月18日

2012年

6月29日

课程设计过程

要求

及格

不及格

电路功能

花型种类

移动方向

移动速度

其它

电路质量

电路运行稳定

元件布局合理

连线简洁

回答问题

分析问题、解决问题能力

电路原理清楚,能抓住重点

设计报告

设计思路清晰、图表齐全、各部分电路说明正确。

学习态度

□认真

□一般

□差

学习纪律

□好

□一般

□差

实习综合成绩

□优秀

□良好

□中等

□及格

□不及格

指导教师签名*年*月*日

-

16

-

    以上《多路输出直流稳压电源模块设计方案》范文由一流范文网精心整理,如果您觉得有用,请收藏及关注我们,或向其它人分享我们。转载请注明出处 »一流范文网»最新范文»多路输出直流稳压电源模块设计方案
‖大家正在看...
设为首页 - 加入收藏 - 关于范文吧 - 返回顶部 - 手机版
Copyright © 一流范文网 如对《多路输出直流稳压电源模块设计方案》有疑问请及时反馈。All Rights Reserved